Подробная информация о продукте:
|
Количество каналов: | 2 | Диапазон изменения частот:: | 3MHz-6GHz |
---|---|---|---|
Ширина полосы частот:: | 200MHz в канал | Особенность:: | РУКА Cortex-A9 Двойн-ядра C.P.U. 800 MHz |
FPGA:: | Xilinx Zynq-7100 SoC | DAC:: | 14-bit |
Высокий свет: | SDR usrp ettus 200MHz,SDR 200MHz usrp ettus,SDR 200MHz в реальном времени usrp ettus |
Всеобщее радио периферийное USRP-LW N321 программного обеспечения
Обзор продукта
USRP-LW N321 SDR сети который обеспечивает надежность и устойчивость к погрешностям для раскрытия в широкомасштабных и распределенных беспроводных системах. Это высокопроизводительный SDR который обеспечивает 2 RX и 2 канала TX в размер RU полу-ширины. Каждый канал может обеспечить ширину полосы частот до 200 MHz мгновенную и покрыть выдвинутый диапазон изменения частот от 3 MHz до 6 GHz. Процессор основной полосы использует Xilinx Zynq-7100 SoC для того чтобы поставить большое потребител-programmable FPGA. Он имеет 2 порта SPF+ и один порт QSFP+, поддерживает 1 GbE, 10 интерфейсов GbE и рассвета, и может течь высоко-объем IQ к сопроцессору ПК или FPGA хозяина. Гибкая архитектура синхронизации поддерживает 10 MHz ссылки часов, времени PPS ссылка, внешний входной сигнал TX и RX LO и GPSDO, которая могут осуществить платформу теста участка когерентную MIMO.
Основные особенности
1.Reliable и отказоустойчивые возможности (врезанное) 3.Stand-alone управления раскрытия 2.Remote или основанная на главном компьютере (деятельность 4.Fully потока сети) интегрировали и собрали (USRP N321 не поддерживает exchangeable карты дочери) 5,3 MHz к 6 GHz выдвинутого диапазона изменения частот 6. до ширины полосы частот 200 MHz мгновенной согласно с канал 7.2RX, 2TX 8.RX, бит ADC банка фильтра 9,14 TX, шестнадцатиразрядный ход часов DAC 10.Master: 200 245,76250 MS/РУКА Cortex-A9 s 11.Xilinx Zynq-7100 SoC 12.Dual-core 800 C.P.U. 13,1 QSFP+ порта 14,2 SFP+ портов (локальных сетей 1 гигабита, локальных сетей 10 гигабит, рассвета) (1 GbE) 16.Clock ссылки 15.RJ45 17.PPS MHz ссылки 18.External RX LO времени, портов входа и выхода TX LO 19.Built-в типе GPSDO 20,1 водитель оборудования Линукса 24.USRP таймера 22.Watchdog 23.OpenEmbedded порта микро-USB (серийная консоль, JTAG) порта 21,1 хозяина USB (UHD 3.15.0.0 или высокая) и рамки развития версии 25.RFNoC™ FPGA API программного обеспечения с открытым исходным кодом
Технический индекс:
Категория параметра | численное значение | блок | Категория параметра | численное значение | блок |
прием | старт | ||||
Количество каналов | 2 | - | Количество каналов | 2 | - |
Ряд увеличения | -16 | 34 | dB | Ряд увеличения | -30 | 25 | dB |
Шагать увеличения | 1 | dB | Шагать увеличения | 1 | dB |
Максимальная сила входного сигнала | -15 | dBm | Максимальная сила входного сигнала | -15 | dBm |
Банк фильтра |
450 | 760 760 | 1100 1100 | 1410 1410 | 2050 2050 | 3000 3000 | 4500 4500 | 6000 |
MHz | Банк фильтра |
450 | 650 650 | 1000 1000 | 1350 1350 | 1900 1900 | 3000 3000 | 4100 4100 | 6000 |
MHz |
Внешний диапазон изменения частот гетеродина может быть входным сигналом | 0,45 | 6 | GHz | Внешний диапазон изменения частот гетеродина может быть входным сигналом | 0,45 | 6 | GHz |
Настраивая время | 245 | мы | Настраивая время | 245 | мы |
Время TX/RX переключая |
750 | мы | Время TX/RX переключая | 750 | мы |
Преобразование и представление часов | сила | ||||
Тариф образца | 200 245,76, 250 | MS/s | Входной сигнал напряжения тока DC | 12,7 | V, A |
Разрешение ADC | 14 | биты | расход энергии | 60 | 80 | W |
Разрешение DAC | 16 | биты | Физические свойства | ||
размер | 380×220×45 | mm | |||
Стабильность частоты GPSDO не запирается | 0,1 | ppm | вес | 3,4 | kg |
GPSDO PPS по отношению к точности UTC | <8> | ns | Требования к оперативной среды | ||
Стабильность латентности GPSDO |
<> 3 25 |
мы часы °C |
Стабилизированный ряд деятельности | 0 | 50 | °C |
Диапазон температур хранения | -40 | 70 | °C |
Контактное лицо: Mr. Chen
Телефон: 18062514745