|
Подробная информация о продукте:
|
Ширина полосы частот: | 40 Mhz | Диапазон изменения частот: | 10MHz-6GHz |
---|---|---|---|
Высокий свет: | Врезанный SDR XC7K410T,40MHz врезанный SDR,врезал SDR 40MHz |
Всеобщим определенная программным обеспечением платформа радио, USRP-LW 2944, 40MHz
USRP-LW 2944 высокопроизводительная, масштабируемая программн-определенная платформа радио (SDR) для конструируя и раскрывая систем коммуникаций следующего поколени беспроводных. Оно состоит из одного USRP-LW X310 и 2 дочерних плат UBX-LW 40MHz RF
Архитектура компьютерного оборудования USRP-LW 2944 совмещает 2 расширенных слота дочерней платы ширины полосы частот с шириной полосы частот до 40M от 10MHz к 6GHz. И она отличает множественными высокоскоростными интерфейсами для выбора от (PCIe, порты сети стандарта Ethernet гигабита Gigabit/10), так же, как богатым ресурсами, потребител-programmable Kintex-7 FPGA. К тому же, USRP-LW 2944 использует водителя открытого источника кросс-платформенного UHD, с большое количество рамками развития, совместимых архитектурами ссылки, и проектов открытого источника.
Как цифровое обрабатывая ядр USRP-LW 2944 XC7K410T FPGA обеспечивает высокоскоростное взаимодействие между всеми главными компонентами. Включает начало RF, интерфейс хозяина, и память DDR3. Дефолт FPGA обеспечивает совсем UHDs для контролировать цифровое downconversion и цифровое upconversion, точную частоту настраивая, и некоторые другие блоки функции DSP. Потребители могут пользоваться запасным космосом богатого ресурсами Kintex-7 FPGA, плюс рамки развития RFNoC поддержанные USRP, для того чтобы начать и снабдить их собственное DSP обрабатывая модули.
TheUSRP-LW 2944 предлагает разнообразие высокоскоростные интерфейсы для выбора от. На панели прибора, порт сети стандарта Ethernet гигабита одна из самой простой и наиболее обыкновенно использовал пути соединиться. Для применений с выдвинутой шириной полосы частот и низкой латентностью, как исследования PHY/MAC, X310 обеспечивает эффективный интерфейс шины PCIe x4 для этой детерминистской деятельности. Когда применение использует запись или мульти-узел сети обрабатывая, порт 10 гигабит самый лучший выбор.
USRP-LW 2944 включает много дополнительных особенностей которые помогут некоторым другим беспроводным применениям. Например, в дизайне FPGA, 1GB DDR3 на материнской плате можно использовать как буферизация и хранение данных данных. Опционное внутреннее GPSDO обеспечивает высокоточную ссылку частоты синхронизированный на систему GPS с задержкой синхронизации чем 50ns. Позволяет потребителю контролировать внешние компоненты как усилители и переключатели через интерфейс GPIO, входные сигналы поддержки как пуски события, и наблюдает отлаживайте сигналы. USRP-LW 2940 также включает внутренний переходник JTAG который позволяет разработчикам легко нагрузить и отлаживать новые изображения FPGA.
Контактное лицо: Mr. Chen
Телефон: 18062514745