logo
Хорошая цена. онлайн

Подробная информация о продукции

Created with Pixso. Домой Created with Pixso. продукты Created with Pixso.
SDR USRP
Created with Pixso. USRP-LW E310∙ Встроенное USRP SDR Программное обеспечение Определенное радио E310 Ettus Легкий вес Небольшой размер

USRP-LW E310∙ Встроенное USRP SDR Программное обеспечение Определенное радио E310 Ettus Легкий вес Небольшой размер

Наименование марки: Luowave
Номер модели: E310
МОК: 1 часть
цена: USD
Время доставки: Товары пятна или 30 дней
Условия оплаты: T/T
Подробная информация
Место происхождения:
Китай
Упаковывая детали:
Бумажная коробка \ коробка бумаги
Поставка способности:
1 часть
Выделить:

Радио DC 6V определенное программным обеспечением

,

DC 6V врезал радио определенное программным обеспечением

,

DC 6V врезал радио определенные программным обеспечением

Описание продукта

Врезанная серия USRP-LW E310

USRP-LW E310 врезанный прибор SDR. AD9361 RF установило аналоговое устройство поддерживает 2x2 MIMO с диапазоном изменения частот 70 GHz MHz-6 и переходной ширины полосы частот 56 MHz. С размером 133 x 68 x 26,4 mm и расхода энергии как низко как 2-6 ватт, мобильный и врезанный прибор SDR с преимуществами облегченной, небольшой силы и небольшого размера. Обработка основной полосы бежится на reconfigurable Zynq 7020 IC совмещая Xilinx 7 серий FPGAs с интегрированными процессорами РУКИ A9 двойн-ядра. Используя операционную систему Линукса. Как все приборы USRP, архитектура программного обеспечения с открытым исходным кодом обеспечивает водителей кросс-платформенной поддержки и оборудования USRP (UHDs). Поддержки UHD большинств применения и рамки SDR как радио GNU.

USRP-LW E310∙ Встроенное USRP SDR Программное обеспечение Определенное радио E310 Ettus Легкий вес Небольшой размер 0

Основные особенности:

  • Максимальная полученная ширина полосы частот сигнала 56M
  • Частоты покрывают 70 MHz - 6 GHz
  • 12-bit ADC/DAC
  • Выберите заранее банки фильтра
  • процессор коркы A9-866 MHz РУКИ Двойн-ядра, Xilinx Zynq 7020 SoC FPGA
  • RAM для C.P.U. РУКИ, 512 RAM 1GB DDR3 MB DDR3 для логики FPGA
  • Процессоры руки которые поддерживают до тарифа образца 10MS/s
  • Управление взаимодействием локальных сетей и USB
  • Встроенный открытый источник UHD3.9.2 и интерфейс API
  • Встроенный блок измерения 9 осей инерциальный
  • Рамки развития FPGA которые поддерживают RFNoC
  • Стерео аудио выход и mono входной сигнал микрофона
  • Интегрированный приемник системы GPS
  • Размеры: 133 x 68 x 26,4 mm веса: 375 g
  • Поддержка для радио GNU

 

Родственные параметры:

 

Категория параметра численное значение блок Категория параметра численное значение блок
Вход-выход Рабочие параметры RF
Входной сигнал напряжения тока DC 5-15 V Диапазон изменения частот 70-6000 MHz
Расход энергии 2-6 W Сила выхода >10 dBm
Параметры модуля новообращенного Впишите пункт перехвата трех-заказа -20 dBm
Частота отсчетов ADC (максимальная 61,44 MS/s Диаграмма шума <8> dB
Разрешение ADC 12 биты Физические свойства    
Частота отсчетов DAC 61,44 MS/s размер 133×68×26.4 см
Разрешение DAC 12 биты вес 375 g
Местная точность вибрации 2,0 ppm      

 

Описание представления:

Приемопередатчик AD9361 на начало RF обеспечивает ширину полосы частот до 56 MHz мгновенную, покрывает диапазон изменения частот 70 GHz MHz-6, и поддерживает 2X2 MIMO. Фильтр предыскания RF кренит на начале передает и получает связи для увеличения селективности частоты.

Процессор основной полосы использует Xilinx Zynq 7020 SoC для предусмотрения FPGA-ускоренный ход вычислять, совмещенный с независимой деятельностью поддержанной C.P.U. РУКИ двойн-ядра. USRP-LW E310 интегрирует богатство peripherals как интегрированный приемник GPS для осведомленности положения и синхронизации времени, и двойной порт хозяина USB для выдвинутого хранения и других присприспособлений ввода-вывода. Используя стандартные приборы, потребители могут быстро прототип и начать врезанные применения.

USRP врезало семью использует подгонянное распределение Линукса рамок OpenEmbedded для того чтобы отвечать специфические потребностямы применения. Операционная система дефолта приходит пре-установленный со средствами разработки программного обеспечения программного обеспечения и третьей стороны Driver™ оборудования USRP (UHD) как радио GNU. E310 также поддерживает технологию RFNoC, рамки развития RFNoC FPGA способные на выполнять вычисления в реальном времени и соотвествовать широкополосной обработки сигнала.

 

Рамки операционной системы и развития

операционная система (Пре-установленный) Линукс OpenEmbedded.
Рамки разработки программного обеспечения

(Пре-установленное) UHD.

(Пре-установленное) радио GNU.

Сюита дизайна Xilinx ISE

 

Сопутствующие продукты
Хорошая цена. онлайн

Подробная информация о продукции

Created with Pixso. Домой Created with Pixso. продукты Created with Pixso.
SDR USRP
Created with Pixso. USRP-LW E310∙ Встроенное USRP SDR Программное обеспечение Определенное радио E310 Ettus Легкий вес Небольшой размер

USRP-LW E310∙ Встроенное USRP SDR Программное обеспечение Определенное радио E310 Ettus Легкий вес Небольшой размер

Наименование марки: Luowave
Номер модели: E310
МОК: 1 часть
цена: USD
Подробная информация об упаковке: Бумажная коробка \ коробка бумаги
Условия оплаты: T/T
Подробная информация
Место происхождения:
Китай
Фирменное наименование:
Luowave
Номер модели:
E310
Количество мин заказа:
1 часть
Цена:
USD
Упаковывая детали:
Бумажная коробка \ коробка бумаги
Время доставки:
Товары пятна или 30 дней
Условия оплаты:
T/T
Поставка способности:
1 часть
Выделить:

Радио DC 6V определенное программным обеспечением

,

DC 6V врезал радио определенное программным обеспечением

,

DC 6V врезал радио определенные программным обеспечением

Описание продукта

Врезанная серия USRP-LW E310

USRP-LW E310 врезанный прибор SDR. AD9361 RF установило аналоговое устройство поддерживает 2x2 MIMO с диапазоном изменения частот 70 GHz MHz-6 и переходной ширины полосы частот 56 MHz. С размером 133 x 68 x 26,4 mm и расхода энергии как низко как 2-6 ватт, мобильный и врезанный прибор SDR с преимуществами облегченной, небольшой силы и небольшого размера. Обработка основной полосы бежится на reconfigurable Zynq 7020 IC совмещая Xilinx 7 серий FPGAs с интегрированными процессорами РУКИ A9 двойн-ядра. Используя операционную систему Линукса. Как все приборы USRP, архитектура программного обеспечения с открытым исходным кодом обеспечивает водителей кросс-платформенной поддержки и оборудования USRP (UHDs). Поддержки UHD большинств применения и рамки SDR как радио GNU.

USRP-LW E310∙ Встроенное USRP SDR Программное обеспечение Определенное радио E310 Ettus Легкий вес Небольшой размер 0

Основные особенности:

  • Максимальная полученная ширина полосы частот сигнала 56M
  • Частоты покрывают 70 MHz - 6 GHz
  • 12-bit ADC/DAC
  • Выберите заранее банки фильтра
  • процессор коркы A9-866 MHz РУКИ Двойн-ядра, Xilinx Zynq 7020 SoC FPGA
  • RAM для C.P.U. РУКИ, 512 RAM 1GB DDR3 MB DDR3 для логики FPGA
  • Процессоры руки которые поддерживают до тарифа образца 10MS/s
  • Управление взаимодействием локальных сетей и USB
  • Встроенный открытый источник UHD3.9.2 и интерфейс API
  • Встроенный блок измерения 9 осей инерциальный
  • Рамки развития FPGA которые поддерживают RFNoC
  • Стерео аудио выход и mono входной сигнал микрофона
  • Интегрированный приемник системы GPS
  • Размеры: 133 x 68 x 26,4 mm веса: 375 g
  • Поддержка для радио GNU

 

Родственные параметры:

 

Категория параметра численное значение блок Категория параметра численное значение блок
Вход-выход Рабочие параметры RF
Входной сигнал напряжения тока DC 5-15 V Диапазон изменения частот 70-6000 MHz
Расход энергии 2-6 W Сила выхода >10 dBm
Параметры модуля новообращенного Впишите пункт перехвата трех-заказа -20 dBm
Частота отсчетов ADC (максимальная 61,44 MS/s Диаграмма шума <8> dB
Разрешение ADC 12 биты Физические свойства    
Частота отсчетов DAC 61,44 MS/s размер 133×68×26.4 см
Разрешение DAC 12 биты вес 375 g
Местная точность вибрации 2,0 ppm      

 

Описание представления:

Приемопередатчик AD9361 на начало RF обеспечивает ширину полосы частот до 56 MHz мгновенную, покрывает диапазон изменения частот 70 GHz MHz-6, и поддерживает 2X2 MIMO. Фильтр предыскания RF кренит на начале передает и получает связи для увеличения селективности частоты.

Процессор основной полосы использует Xilinx Zynq 7020 SoC для предусмотрения FPGA-ускоренный ход вычислять, совмещенный с независимой деятельностью поддержанной C.P.U. РУКИ двойн-ядра. USRP-LW E310 интегрирует богатство peripherals как интегрированный приемник GPS для осведомленности положения и синхронизации времени, и двойной порт хозяина USB для выдвинутого хранения и других присприспособлений ввода-вывода. Используя стандартные приборы, потребители могут быстро прототип и начать врезанные применения.

USRP врезало семью использует подгонянное распределение Линукса рамок OpenEmbedded для того чтобы отвечать специфические потребностямы применения. Операционная система дефолта приходит пре-установленный со средствами разработки программного обеспечения программного обеспечения и третьей стороны Driver™ оборудования USRP (UHD) как радио GNU. E310 также поддерживает технологию RFNoC, рамки развития RFNoC FPGA способные на выполнять вычисления в реальном времени и соотвествовать широкополосной обработки сигнала.

 

Рамки операционной системы и развития

операционная система (Пре-установленный) Линукс OpenEmbedded.
Рамки разработки программного обеспечения

(Пре-установленное) UHD.

(Пре-установленное) радио GNU.

Сюита дизайна Xilinx ISE

 

Сопутствующие продукты
google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo