Отправить сообщение
Главная страница ПродукцияSDR USRP

Врезанная радио программного обеспечения приемника SDR E310 Ettus USRP система GPS всеобщего периферийная

Сертификация
Китай Wuhan Tabebuia Technology Co., Ltd. Сертификаты
Оставьте нам сообщение

Врезанная радио программного обеспечения приемника SDR E310 Ettus USRP система GPS всеобщего периферийная

Врезанная радио программного обеспечения приемника SDR E310 Ettus USRP система GPS всеобщего периферийная
Врезанная радио программного обеспечения приемника SDR E310 Ettus USRP система GPS всеобщего периферийная

Большие изображения :  Врезанная радио программного обеспечения приемника SDR E310 Ettus USRP система GPS всеобщего периферийная

Подробная информация о продукте:
Место происхождения: Китай
Фирменное наименование: Luowave
Номер модели: E310
Оплата и доставка Условия:
Количество мин заказа: 1 часть
Цена: USD
Упаковывая детали: Бумажная коробка \ коробка бумаги
Время доставки: Товары пятна или 30 дней
Условия оплаты: T/T
Поставка способности: 1 часть

Врезанная радио программного обеспечения приемника SDR E310 Ettus USRP система GPS всеобщего периферийная

описание
Высокий свет:

всеобщее радио периферийное 357g программного обеспечения e310

,

врезанное usrp e310 357g ettus

,

SDR GPS usrp

Всеобщее радио периферийное, USRP-LW E310 программного обеспечения

Обзор продукта:

Приемопередатчик AD9361 RF первоначальный снабжает мгновенную ширину полосы частот до 56 MHz и многоленточных частоты от 70 MHz 6 GHz, и может поддержать 2X2 MIMO.

Заранее выбранный банк фильтра в начале RF передает связь и получите связь улучшает селективность частоты.

Процессор основной полосы использует обломок zynq 7020 FPGA Xilinx, который врезан с C.P.U. двойн-ядра РУКИ.

USRP врезало серии использует распределение Линукса подгонянное openembedded рамками для того чтобы отвечать специфические потребностямы применения. Операционная система дефолта пре-установлена

Средства разработки программного обеспечения программного обеспечения и третьей стороны UHD как радио GNU.

 

Основная особенность:

  • GHz MHz-6 охвата 70 частоты
  • До ширины полосы частот сигнала 56MHz
  • приемопередатчик 2x2 MIMO
  • Связь приемопередатчика имеет заранее выбранный банк фильтра
  • процессор коркы A9-886 MHz РУКИ Двойн-ядра, Xilinx Zynq 7020 SoC FPGA
  • RAM для C.P.U. РУКИ, 512 RAM 1GB DDR3 MB DDR3 для логики FPGA
  • Частота отсчетов от FPGA для того чтобы ПОДГОТОВИТЬ процессор до 10MS/s
  • Поддержите пользу синхронизации ссылки часов PPS
  • Интегрированный глобальный располагая приемник системы GPS
  • Встроенный блок измерения 9 осей инерциальный
  • Интерфейс локальных сетей 1 Gb и интерфейс USB
  • Размер: 133 x 68,2 x 26,4 mm веса: 357 g
  • Встроенная операционная система OpenEmbedded
  • Открытый источник UHD 3.8.0 поддержки или более новый водитель и интерфейс API
  • Рамки развития FPGA поддерживая RFNoC
  • Радио GNU поддержки
  • Аудио интерфейс на фронте - панель была отменена
  • Линукс OpenEmbedded
  • Версия 14,0 API программного обеспечения с открытым исходным кодом водителя оборудования USRP (UHD) или высокая
  • Рамки развития RFNoC™ FPGA
  • Родственные параметры:

 

Категория параметра Значение Блок Категория параметра 数值 单位
Вход-выход Рабочие параметры RF
Входной сигнал напряжения тока DC 5до15 V Диапазон изменения частот 70до6000 MHz
Расход энергии 2до6 W Сила выхода >10 dBm
Параметры модуля преобразования Впишите пункт перехвата трех-заказа -20 dBm
Частота отсчетов ADC (максимум) 61,44 MS/s Диаграмма шума <>8 dB
Разрешение ADC 12 биты Физические свойства    
Частота отсчетов DAC 61,44 MS/s Размер 133×26,4 ×68 см
Разрешение DAC 12 биты Вес 375 g
Местная точность колебания 2,0 ppm      

 

 

Описание представления:

Приемопередатчик AD9361 RF первоначального обеспечивает мгновенную ширину полосы частот до 56 MHz, диапазон изменения частот покрывает 70 GHz MHz-6, и поддерживает 2X2 MIMO. Банк фильтра предыскания RF на начале передает связь и получите связь увеличивает селективность частоты.

Процессор основной полосы использует Xilinx Zynq 7020 SoC для предусмотрения вычислять ускоренный ход FPGA, совмещенный с независимой деятельностью поддержанной C.P.U. РУКИ двойн-ядра. USRP-LW E310 интегрирует богатство peripherals, как интегрированный приемник GPS который можно использовать для осведомленности положения и синхронизации времени, и двойные порты хозяина USB которые можно использовать для расширенного объема запоминающего устройства и других присприспособлений ввода-вывода. Используя стандартное оборудование, потребители могут быстро прототип и начать врезанные применения.

USRP врезало серии использует распределение Линукса подгонянное рамками OpenEmbedded для того чтобы отвечать специфические потребностямы применения. Операционная система дефолта пре-установлена со средствами разработки программного обеспечения программного обеспечения и третьей стороны Driver™ оборудования USRP (UHD) как радио GNU. E310 также поддерживает технологию RFNoC. Рамки развития RFNoC FPGA могут выполнить вычисления в реальном времени и соотвествовать широкополосной обработки сигнала.

Рамки операционной системы и развития

 

операционная система (Пре-установленный) Линукс OpenEmbedded
Рамки разработки программного обеспечения

(Пре-установленное) UHD

(Пре-установленное) радио GNU

Сюита дизайна Xilinx ISE

 

Контактная информация
Wuhan Tabebuia Technology Co., Ltd.

Контактное лицо: Mr. Chen

Телефон: 18062514745

Оставьте вашу заявку (0 / 3000)

Другие продукты